메뉴 건너뛰기
.. 내서재 .. 알림
소속 기관/학교 인증
인증하면 논문, 학술자료 등을  무료로 열람할 수 있어요.
한국대학교, 누리자동차, 시립도서관 등 나의 기관을 확인해보세요
(국내 대학 90% 이상 구독 중)
로그인 회원가입 고객센터 ENG
주제분류

추천
검색
질문

논문 기본 정보

자료유형
학술저널
저자정보
Ju Eon Kim (Chung-Ang University (CAU)) Sung-Min Lee (Chung-Ang University (CAU)) Taegeun Yoo (Nanyang Technological University) Yong-Jun Jo (Chung-Ang University (CAU)) Kwang-Hyun Baek (Chung-Ang University (CAU))
저널정보
대한전자공학회 JOURNAL OF SEMICONDUCTOR TECHNOLOGY AND SCIENCE Journal of Semiconductor Technology and Science Vol.17 No.6
발행연도
2017.12
수록면
786 - 791 (6page)
DOI
10.5573/JSTS.2017.17.6.786

이용수

표지
📌
연구주제
📖
연구배경
🔬
연구방법
🏆
연구결과
AI에게 요청하기
추천
검색
질문

초록· 키워드

오류제보하기
An energy-efficient capacitive digital-to-analog converter (C-DAC) switching with spread second capacitor is proposed for low power successive approximation register analog-to-digital converters (SAR ADCs). In the proposed spread second capacitor capacitive digital-to-analog converter (SSC C-DAC), all capacitors except the most significant bit (MSB) capacitor are switched after the second bit decision. Because the burden of the second capacitor switching is shared with all capacitors except the MSB capacitor, the number of unit capacitors and the burden of driving V<SUB>CM</SUB> are reduced. The proposed SSC C-DAC achieves 98.1% more efficient switching energy and can be comprised of the number of quarter unit capacitors, contrary to that in conventional schemes. The fabricated differential-type SAR ADC with SSC C-DAC has a 10-bit resolution and 10-MS/s sampling speed in 0.18-μm CMOS process. The test results show a SFDR of 60.9 dBc, a SINAD of 53.1 dB and an ENOB of 8.5 bit.

목차

Abstract
I. INTRODUCTION
II. ARCHITECTURE
III. MEASUREMENT RESULTS
IV. CONCLUSIONS
REFERENCES

참고문헌 (11)

참고문헌 신청

함께 읽어보면 좋을 논문

논문 유사도에 따라 DBpia 가 추천하는 논문입니다. 함께 보면 좋을 연관 논문을 확인해보세요!

이 논문의 저자 정보

이 논문과 함께 이용한 논문

최근 본 자료

전체보기

댓글(0)

0

UCI(KEPA) : I410-ECN-0101-2018-569-001737910